Single Modulus Prescaler
|
Страница в процессе разработки. |
Целочисленный делитель тактовой частоты, который делит частоту входного сигнала.
Тип: SubSystem
Путь в библиотеке:
|
Описание
Блок Single Modulus Prescaler делит частоту входного сигнала на настраиваемое целочисленное значение , которое передается на порт div-by. В схемах синтезаторов частоты, таких как системы фазовой автоподстройки частоты (ФАПЧ), эти предварительные делители делят выходную частоту Ring Oscillator VCO на целое число. Результирующая нижняя частота на выходном порту предварительного делителя сравнима с опорным сигналом на входе блока PFD. Предварительный делитель с одним модулем также называется целочисленным делителем тактовой частоты.
Порты
Вход
#
clk in
—
входная тактовая частота
скаляр
Details
Входная тактовая частота, задаваемая как скаляр. В системе ФАПЧ порт clk in подключен к выходному порту блока Ring Oscillator VCO.
| Типы данных |
|
| Поддержка комплексных чисел |
Нет |
#
div by
—
отношение выходной и входной тактовой частоты
скаляр
Details
Отношение выходной и входной тактовой частоты, выраженное в виде целочисленного скаляра.
| Типы данных |
|
| Поддержка комплексных чисел |
Нет |
Выход
#
clk out
—
выходная тактовая частота
скаляр
Details
Выходная тактовая частота, выраженная в виде скаляра. В системе ФАПЧ порт clk out подключен к входу обратной связи блока PFD. Выходной сигнал порта clk out представляет собой последовательность прямоугольных импульсов амплитудой 1 В.
| Типы данных |
|
| Поддержка комплексных чисел |
Нет |
Подробнее
Внутри маски
Details
Блок Single Modulus Prescaler содержит подсистему целочисленного делителя тактовой частоты. Внутри подсистемы порт триггера отслеживает нарастающие фронты входного тактового сигнала, поступающего на порт clk in. Выходной импульс выдается только после обнаружения тактов. В результате входная тактовая частота уменьшается в раз.