D Flip-Flop
D-trigger模型在正面触发。
类型: SubSystem
图书馆中的路径:
|
资料描述
座 D Flip-Flop 模拟正沿D触发器。 座 D Flip-Flop 它有三个入口:
-
D-数据输入;
-
CLK-时钟信号;
-
*!CLR*是分辨率输入。
具有正(上升)时钟沿,如果块被启用(端口值*!CLR*大于零),输出信号*Q*与输入信号*D*相同。 块的真值表如下所示。 D Flip-Flop .
座 D Flip-Flop 接受非零输入信号为真(1).
|
| D | Q | !Q |
|---|---|---|
|
|
|
|
|
|
如果该块在时钟信号的上升沿不活动,则*Q*复位为零。 当时钟信号不增加时,块保持在以前的状态。
港口
输入
#
D
—
数据输入
标量,标量 | 向量资料 | 矩阵
Details
指定为标量、矢量或矩阵的数据输入信号。
依赖关系
块接收的数据类型 D Flip-Flop 输入*D*,取决于模型配置参数的值*将逻辑信号实现为布尔数据(vs.double)*。 如果启用此选项,则*D*数据类型必须为 布尔;如果禁用此选项,则*D*数据类型可以为 布尔,所以和 漂浮64.
| 数据类型 |
|
| 复数支持 |
非也。 |
#
克莱克
—
时钟信号
标量,标量 | 向量资料 | 矩阵
Details
指定为标量、矢量或矩阵的时钟信号。
| 数据类型 |
|
| 复数支持 |
非也。 |
#
!CLR
—
分辨率输入
标量,标量 | 向量资料 | 矩阵
Details
指定为标量、矢量或矩阵的分辨率输入信号。
| 数据类型 |
|
| 复数支持 |
非也。 |