Engee 文档

Enabled Subsystem

由外部信号控制其执行的子系统。

类型: SubSystem

图书馆中的路径:

/Basic/Ports & Subsystems/Enabled Subsystem

资料描述

Enabled Subsystem 是预先配置的块。 子系统,旨在创建由外部信号激活的子系统 启用. 当外部信号为正时,子系统正在运行(更多 0).

enabled subsystem 1

使用块 Enabled Subsystem 用于建模目的:

  • 子系统内执行块的间隙;

  • 当这些子系统在*使能*端口上接收到正控制信号时执行的几个使能子系统。

有关详细信息,请参阅 激活的子系统

港口

输入

# 在1 — 到子系统的输入信号
标量,标量 | 向量资料 | 矩阵

Details

区块放置 中1 子系统增加一个外部输入端口。 端口标签与块名称匹配。 中1.

使用块 中1 以接收来自本地环境的信号。

数据类型

漂浮物16, 漂浮物32, 漂浮64, Int8, Int16, Int32, Int64, UInt8, UInt16, UInt32, UInt64, 布尔

复数支持

非也。

# 启用 — 控制单元的输入信号
标量,标量 | 向量资料 | 矩阵

Details

区块放置 启用 子系统增加了一个外部输入端口*使能*。

数据类型

漂浮物16, 漂浮物32, 漂浮64, Int8, Int16, Int32, Int64, UInt8, UInt16, UInt32, UInt64, 布尔

复数支持

非也。

输出

# 出1 — 来自子系统的输出信号
标量,标量 | 向量资料 | 矩阵

Details

区块放置 输出1 子系统增加一个外部输出端口。 端口标签与块名称匹配。 输出1.

使用块 输出1 以向本地环境发送信号。

数据类型

漂浮物16, 漂浮物32, 漂浮64, Int8, Int16, Int32, Int64, UInt8, UInt16, UInt32, UInt64, 布尔

复数支持

非也。

附加选项

C 代码生成: 是

Verilog 代码生成:是